LTSpice Level 2 Simulation CMOS follower

2

Estoy intentando realizar una simulación de nivel 2 de un búfer de voltaje realizado por un circuito CMOS:

Buffer http://www.ele.uri.edu/images/Gif/buff_tran.gif

Para esto, me han dicho que use los modelos Spice de tecnología CNM25 de nivel 2 para los transistores, y me han dado los modelos:

.model NEWPMOS PMOS (LEVEL=2 TOX = 380E-10    VTO = -1.139  NSUB = 1.355E16 UO = 212.7 UCRIT = 1E4      UEXP = .1159  NFS = 662.4E9   WD = .4268E-6 DELTA = 1.824    RS = 134.9    LD = .8101E-6   XJ = 2.783E-9 VMAX = 120.3E3   NEFF = .06665 CJ = 3.816E-4   MJ = .3499 CJSW = 7.384E-10 MJSW = .3916  PB = .56)

.model NEWNMOS NMOS (LEVEL=2 TOX = 380E-10    VTO = .9418    NSUB = 2.639E16 UO = 648.2 UCRIT = 1E4      UEXP = .06857  NFS = 710.8E9   WD = .4086E-6 DELTA = 2.2      RS = 93.77     LD = .9132E-6   XJ = .0824E-6 VMAX = 59.62E3   NEFF = 1.479   CJ = 3.495E-4   MJ = .3950 CJSW = 5.952E-10 MJSW = .2941   PB = .65)

Cuando simulo el circuito, la señal de salida tiene picos crecientes en los bordes cuando la señal de entrada va de alto a bajo y de bajo a alto:

Cuando me acerco a los picos, son realmente extraños y tienen una amplitud de 400 mV que no sé de dónde vienen.

¿Se supone que esto suceda o hay algún problema con los modelos? o, si es correcto, ¿por qué ocurren estos picos?

    
pregunta JsMartinez

1 respuesta

1

Parecen la inyección de carga desde la capacitancia de superposición de la compuerta al S / D. Si superpone la salida del nodo intermedio (la salida del primer inversor), encontrará que estos bordes están relacionados con la oscilación de la señal de este nodo interno.

Cuando la salida oscila de baja a alta, el nodo interno primero debe oscilar de alta a baja y parte del borde se acoplará a la señal de salida. Por eso parece extraño, parece que está sucediendo antes de que la señal cambie.

Tomé estas fotos de sitio web de la UIT en el que se analiza la capacidad de un MOSFET.

Esta imagen es para un MOSFET cuando se apaga, cuando está activado, habrá un límite de puerta a canal y un canal a límite de volumen.

  • Tu simulación se está ejecutando bien.
respondido por el placeholder

Lea otras preguntas en las etiquetas