¿Qué significa 50% TTL - 10/90% RF para una medición de velocidad de conmutación?

2

Comprendo qué es la velocidad de conmutación y por qué es importante, pero estoy confundido con la descripción de la velocidad de conmutación que generalmente veo en las especificaciones de las piezas, como la que se muestra a continuación:

Especificaciones de diodos con velocidad de conmutación

Muchos se refieren a 50% TTL - 10/90% RF , pero ¿qué significa esto realmente? ¿Y qué nos dice esto acerca de la velocidad de conmutación?

    
pregunta pavuxun

2 respuestas

0

50% TTL a 90% RF es una medida del tiempo desde el punto 50% del flanco ascendente de la señal de control (para una señal típica de 5 V sería 2.5V) y el punto en el que el borde ascendente de la señal de RF está al 90% (es decir, el punto donde la señal está 90% "arriba" del flanco ascendente).

Del mismo modo, 50% TTL a 10% RF es una medida similar de la diferencia de tiempo entre el 50% en el borde descendente de la señal de control, y el 10% en el borde descendente de la señal de RF. / p>

Imageneinformación: enlace

    
respondido por el pavuxun
1

Sabemos que hay muchos factores de conversión desde el tiempo de subida y la respuesta de frecuencia o el tiempo de retardo según las diferencias en los criterios de rendimiento. $$ \ omega = 1 / RC $$ donde el tiempo de este aumento de voltaje = 1- (1 / e) = 63.2% de V + en t = RC.

Pero aquí los criterios son diferentes.

Para la lógica, el factor crítico es la latencia para alcanzar el umbral de conmutación, que para TTL en realidad es de 1.35 V ~ 1.4 V o dos caídas de Vbe, aunque 74HCT = 1.5 V aprox. y NO Vcc / 2, para la lógica CMOS que emula umbrales TTL, pero la lógica tradicional CMOS es Vcc / 2 con impedancia simétrica y dispositivos Vgs (th) Pch y Nch simétricos con una tolerancia del 25% sobre la temperatura.

Por lo tanto, podemos decir que Vdd / 2 o Vcc / 2 o 50% TTL , para significar lógica CMOS pero con el entendimiento de que 74HC es diferente de 74HCT. El umbral medio a menudo nunca se especifica, pero en realidad es el nivel medio o promedio de Vih y Vil para cualquier Vdd determinado y, por ejemplo, una tolerancia del 10% en Vdd. Muy a menudo especificado a 4.5V para lógica de 5V, etc.

El umbral real y este rango están reservados para el ruido y el cambio térmico, de modo que estadísticamente tenga un nivel lógico saturado que tiene el potencial de una SNR extremadamente alta y, por lo tanto, una tasa de errores de bits extremadamente baja.

Para RF, la medición crítica es el ancho de banda de la tasa de rotación de potencia del voltaje y para filtros simples se puede demostrar que es un tiempo de aumento / caída de 10 ~ 90% de escala completa $$ f _ {- 3dB ~ BW} = 0.35 / t_r (\ text {10 ~ 90%}) $$

Estos interruptores de diodo pin 1P3T están diseñados para circuitos de alimentación conmutados tanto de RF como de lógica, especifican dos condiciones para simplificar y la implicación es el tiempo de retardo o el ancho de banda de frecuencia máximo en cada caso para la tasa de conmutación máxima. Las tapas son pequeñas con ESR bajo, ESL bajo (nH) o alto SRF (MHz).

Hay otros factores, pero esta es la interpretación básica. Las tapas de derivación 1N4148 están destinadas a acelerar el tiempo de conmutación del diodo de dirección de entrada para impulsar el diodo pin en el tiempo de respuesta mínimo con una derivación R paralela para descargar la tapa entre los ciclos de conmutación.

    
respondido por el Tony EE rocketscientist

Lea otras preguntas en las etiquetas