Voy a intentar conectar el chip DDR2 de 8 bits de baja velocidad al FPGA, y tengo algunas preguntas cruciales para que funcione :-)
3) ¿Qué pasa con la impedancia controlada de las trazas de PCB? ¿Por qué es importante? ¿Qué sucederá si solo tuviera trazas de 0,15 mm no controladas habituales? (La distancia entre los chips FPGA y DDR2 es de 5 cm).
La alineación de la longitud de la traza (especialmente en líneas de datos y de reloj) es bastante clara, no debería ser un problema como distancias & la frecuencia es baja Por lo que entiendo, todavía hay una tolerancia de diferencia de longitud de 5-20 cm en DQ, pero no hay daño por lo que es igual.