Altium polygon pour no cubre los mismos pads de red

2

He hecho tablas y he visto más que usan flujos de polígonos que fluyen sobre almohadillas que se conectan a la misma red. Sin embargo, me encargaron hacer pequeños cambios en un tablero antiguo que no diseñé. En el original, a pesar de que todos los vacíos están configurados en sólido, aparecen sombreados sobre las almohadillas de las partes de LGA y varias otras partes (los vacíos sobre el espacio vacío son sólidos). Tan pronto como repites los polígonos, se pierden las conexiones entre el vertido y las almohadillas con los chips LGA, los MOSFET y varios otros chips. ¿Alguna idea?

Este es un pequeño álbum que muestra cómo se ve antes y después de la restauración. enlace

Una nota interesante es que incluso antes de repeler el polígono, el vaciado aparece como una escotilla aunque está configurado como sólido (sobre las almohadillas, las áreas vacías están bien). Noté con los MOSFET que había un gran terreno que se extendía sobre ellos y que, una vez que cambié la prioridad, volvieron a ser "normales", es decir, a pesar de que no deberían serlo. Sin embargo, no solucionó el problema con las LGA.

Estas son las reglas establecidas para este tablero, aunque nada me parece extraño. enlace

    

2 respuestas

3

Miraría las configuraciones de alivio térmico para el polígono. Puede intentar cambiar la configuración de conexión en las Reglas de diseño para la conexión directa; a primera vista, todos parecían configurados en relieve. Sin embargo, hay buenas razones por las que puede que no quiera hacer un vertido sólido bajo un BGA ... TechDocs - Polygon Connect Style

    
respondido por el Logan Cummings
-1

vaya a Diseño > > Reglas > > Avión > > Plano y reduzca el espacio a 10mil, por ejemplo.

    
respondido por el Darvish

Lea otras preguntas en las etiquetas