Los interruptores se hacen con puertas de transmisión CMOS utilizando dispositivos complementarios. La lógica básica de su compuerta AND es correcta, pero su salida es como un interruptor SPST con pull-up, que también tiene una capacidad de carga inherente, que es más lenta. La inversión es normal para los controladores complementarios que utilizan la entrada y la salida de drenaje.
Este es un conmutador inversor SPDT que utiliza la C en CMOS para controlar la salida de alta o baja con baja resistencia a la tensión de alimentación, 0 V o V +.
LaspuertassimplessonNOR,NAND,mientrasqueOR,ANDnecesitaunaetapadesalidadeinversorcomplementariaadicional,loqueagregamásdemora,peromenosdemoraquesuinterruptorabiertoconunaresistenciapull-up.LademoraseincrementaporlaconstantedetiempoRCdelacarga
UsancontroladorescomplementariosparaconmutaraltoybajoconlamismaresistenciabajaaVccygnd,comounconmutadorSPDT.LamemoriatambiénsecreaconparesdecompuertasNORoNANDparaformarunpestilloounaceldaFlipFlop.
La velocidad está limitada por la cadena más larga de puertas o interruptores y una menor capacitancia del interruptor y una menor resistencia mejora la velocidad al reducir el tamaño de la unión y optimizar la física del canal para la resistencia más baja posible con un voltaje de puerta bajo.