No sé lo que dice precisamente en sedra smith pero no puedes hacer nada acerca de la entrada offset actual. Sin embargo, si te refieres a la entrada sesgo actual, eso se erradica al hacer que la resistencia dc vista por ambas entradas tenga el mismo valor. Entonces, si hay una retroalimentación de 100k y una resistencia de entrada de 100k para el terminal inversor, lo ideal sería que el terminal no inversor viera 50k a 0V. Por lo tanto, las corrientes de sesgo producen un voltaje de error en cada terminal de entrada que es idéntico y, por lo tanto, se cancela.
Laentradaoffsetactualesladiferenciaentrelassesgosencadaterminaldeentradayestonoestanfácildeeliminar.
Porsupuesto,silacorrientesesgoessolode1nAyestáusandoresistenciasde1k(esdecir,valoresbastantepequeños),seproduceelerrordevoltajedeCCenelpeordeloscasos(sinotieneunaresistenciaenellaentradadeinversión)es1uV,probablementemuchomenosqueelvoltajedecompensacióndeentradadelamplificadoroperacionaly,porlotanto,novalelapenapreocuparse.
Vea esto (MT-038: Sesgo de entrada del amplificador operacional Actual - Dispositivos analógicos) para más información sobre el tema.