Rango para el capacitor de ESR bajo

2

Soy nuevo en el negocio de diseño de circuitos. Estoy diseñando un dispositivo alimentado por batería alrededor del convertidor de impulso TI TPS61025 , y estoy bastante confundido acerca del rango apropiado para el capacitor de salida de bajo ESR. La hoja de datos dice dice

Con el valor mínimo calculado de 24 μF y las consideraciones de carga transitoria, el valor de capacitancia de salida recomendado se encuentra en un rango de 47 a 100 μF. Por razones económicas, esto suele ser un condensador de tantalio. Por lo tanto, el bucle de control se ha optimizado para utilizar condensadores de salida con un ESR de más de 30 mΩ.
Por lo tanto, entiendo que quiero un límite en el rango de 47-100 μF con un ESR de al menos 30 mΩ. ¿Pero cuál es un límite superior razonable para la ESR? ¿Hay un límite superior?     
pregunta Russ Kuhn

2 respuestas

2

Esto es difícil de responder sin saber qué sucede exactamente dentro del bucle de control, que probablemente no se describe con mucho detalle en la hoja de datos. Decir que está "optimizado" durante 30 mΩ no dice lo que realmente necesita o qué sucede cuando no es exactamente 30 mΩ. Dado que hacen un problema de la ESR de límite de salida, debería haber una especificación de ESR mín. / Máx. En otra parte de la hoja de datos.

Esperemos que 0 ESR esté bien, de lo contrario se vuelve inconveniente. Un ESR bajo es generalmente mejor, y ciertamente más cercano a lo ideal, para un capacitor. Por lo tanto, las hojas de especificaciones de los condensadores a menudo solo especifican máximo ESR. En ese caso, debe obtener el mínimo garantizado del fabricante del condensador o agregar resistencia deliberada. Una mejor respuesta es mantenerse alejado de los chips que especifican un límite de salida mínimo para que la ESR sea estable.

Ese chip es probablemente viejo, ya que los condensadores cerámicos han avanzado mucho en los últimos años. Estos tienen una ESR mucho más baja que el tantalio, y ahora pueden acercarse a dichas capacidades a un costo razonable. Los chips más nuevos ahora utilizan el ESR más bajo disponible para obtener un mejor rendimiento en lugar de requerir que el condensador tenga una alta resistencia. Esta es una estrategia mejor alrededor.

    
respondido por el Olin Lathrop
2

El límite superior se define por la ondulación máxima requerida en el voltaje de salida.

Mayor ESR = más rizado.

Esto se trata en el párrafo de la hoja de datos directamente antes de la que citó en esta pregunta.

    
respondido por el Mark

Lea otras preguntas en las etiquetas