Diseño de condensadores de desacoplamiento [duplicado]

2

Al diseñar condensadores de desacoplamiento, ¿por qué siempre hay disposiciones de condensadores paralelos con valores decrecientes? Parece una redundancia tener este tipo de configuración porque el circuito equivalente es solo un aumento insignificante en el capacitor más grande.

Tome este circuito como ejemplo: ¿no es lo mismo poner solo un condensador 1,100uF? ¿Y por qué usa un 0.01uF? Quiero decir, ¡la tolerancia del primer condensador es probablemente más grande que eso!

Por favor, una idea!

    
pregunta PDuarte

1 respuesta

4

Corto y dulce, se debe a la ESR de alta frecuencia de las mayúsculas más grandes.

Primero, un condensador de almacenamiento (generalmente electrolítico y con frecuencia con un ESR bastante importante que impide su uso para transkents cortos de alta frecuencia / interferencia a gnd) a menudo se usa para amortiguar la fluctuación de la demanda y las oscilaciones de baja frecuencia.

A continuación, se usa un capacitor mucho más pequeño, generalmente de cerámica o tantalio con un ESR de alta frecuencia mucho más bajo, para ayudar a filtrar emi / rfi & transitorios.

Finalmente, la mayoría de los chips requieren una tapa de desacoplamiento justo al lado del chip para fusionar las fluctuaciones de carga instantáneas del chip de alta velocidad. Esto es para superar las fluctuaciones de la tensión de alimentación al chip debido a la inductancia en las trazas de potencia que llevan al chip.

NOTA IMPORTANTE:
Cuando se usa un par de tapa de almacenamiento / filtro, generalmente se recomienda evitar usar pares de capacitores donde uno es un múltiplo del otro. El objetivo es reducir la posibilidad de que los capacitores, junto con la inductancia / resistencia de las trazas, creen un circuito resonante en el que la tapa más pequeña puede oscilar a un armónico de la frecuencia de resonancia de la tapa más grande.

    
respondido por el Robherc KV5ROB

Lea otras preguntas en las etiquetas