Cierre lógico para el oscilador CMOS

2

Me gustaría agregar una línea! (SLEEP) para este oscilador CMOS de manera que en el caso de una línea de entrada baja en! (SLEEP), la línea de salida PWM sea constante baja.

2 preguntas para el circuito:

  • En este caso, ¿necesito usar el activador de Schmitt para la puerta AND?
  • ¿Existe una forma más sencilla y profesional de lograr esto?

    
pregunta Gábor Dani

1 respuesta

4

Correría la línea de reposo directamente en el pin 2 de IC2A en lugar de agregar otra puerta AND. De esa manera, mantienes el gatillo Schmidt y no agregas una carrera a IC2A para la línea del reloj.

NOTA: también puede alimentar la señal / SLEEP al pin 6 en IC2B, pero luego el reloj sigue funcionando libremente y cuando lo despierte nunca podrá saber dónde se encuentra en el ciclo del reloj.

Adición: también consideraría limitar las extensiones de R3 agregando otra resistencia de serie allí para asegurar que nunca puedas obtener cero ohms cuando el bote esté en un extremo o en el otro.

    
respondido por el Trevor_G

Lea otras preguntas en las etiquetas