Recién salido de la escuela, hace décadas, un LM111 pateó mi trasero. Utilizado como el que toma las decisiones para un ADC de aproximación sucesiva de búsqueda binaria, ese comparador siempre osciló durante las pocas decisiones finales, donde la sobremarcha era baja. Mi jefe simplemente hizo que su tecnología de alto nivel agregara unos pocos milivoltios de histéresis, y el ADC de 8 bits de alta resistencia a la radiación dura se envió / lanzó / quizás aún en órbita.
¿Problema? No recuerdo un plano de tierra usado. Y las diminutas tapas de montaje superficial no estaban en el BillOfMaterial permitido. Y el LM111 tiene mucho más ganancia que la mayoría de los comparadores de ese tiempo. Y el LM111 tiene una etapa de salida con mucha corriente de sobretensión, lo que hace que los rieles reboten.
Por cierto, esta hoja de datos de TI
www.ti.com/lit/ds/symlink/lm311-n.pdf
dedica una PÁGINA COMPLETA sobre cómo detener las oscilaciones del LM111.
¿Mi conclusión? EL TIPO DE CAPACITOR IMPORTA MUY POCO. La clave es el sistema GND, al que se vincularán los límites de + VDD y -VDD. Use un plano GND, use tapas de montaje en superficie, use un paquete pequeño para que la inductancia del cable sea baja y el timbre sea rápido; garantizar que las trazas lógicas de salida no estén cerca de las señales y componentes de entrada Pin y Pin +; mantenga las resistencias de la fuente BAJAS, de modo que el acoplamiento Efield desde la salida a la entrada tenga el valor bajo de R para derivar la corriente inyectada.
Además, asegúrese de hacer una referencia limpia de las señales de entrada al plano GND, cerca del comparador. Los condensadores desde Pin y Pin + hasta el plano GND logran eso.
[editar] No use 2 casquillos en paralelo, porque ahora tiene un resonador C + L + C PI. Debe apagarlo, o el VDD de su comparador sonará a ALTAS FRECUENCIAS.
simular este circuito : esquema creado usando CircuitLab