En mi primer diseño de PCB de alta velocidad, tengo una RAM LPDDR3 y mi PCB tiene 6 capas con la siguiente secuencia:
1-señal
2-GND_Plane
3-señal
4-Signal
5-VCC_Plane
6-Señal
la región entre el SOC y la RAM está totalmente cubierta por VCC-DRAM en la capa VCC_Plane. Teniendo en cuenta que todos los requisitos de control de impedancia de todas las capas se cumplen realmente, Mis preguntas son:
-
¿Puedo enrutar mis pistas en cualquiera de las capas de señal? ¿no hay diferencias entre hacer referencia a mis pistas a GND o VCC?
-
¿Hay algún grupo de señales especial, por ejemplo, pares diferenciales o grupos de datos a los que debería hacer referencia exactamente a GND (enrutamiento solo en las capas 1 y 3) o a VCC (enrutamiento solo en las capas 4 y 6)? / p>
-
Si no hay ninguna diferencia entre ellos, ¿cuál es el hecho detrás de lo que hace que el plano VCC y el plano GND se comporten igual en las señales de referencia?