Cambio de nivel de la señal de reloj de 125 MHz

3

Tengo una señal de reloj de 3.3V 125MHz que se debe traducir hacia abajo para tener una amplitud de 1.8V. Mi primera idea fue usar un inversor lógico, ejecutarlo en 1.8V, y como probablemente tiene diodos de protección en su entrada, todo debería estar bien. He encontrado un buen modelo de TI, SN74LVC1G04-Q1. En los detalles del producto, se escribe la frecuencia máxima en nom. El voltaje es de 150 MHz. ¿Significa esto 150 MHz de señal cuadrada, o el componente de frecuencia más alta?

Además de comprar un inversor lógico, también estaba pensando en hacer un inversor discreto o incluso utilizar un simple interruptor de transistor. Así que mi questio es básicamente, ¿a qué dirección debo ir?

    
pregunta Nexy_sm

2 respuestas

2

Para reducir el voltaje del reloj de 3.3V a 1.8V en el receptor, simplemente puede usar un divisor de resistencia, diseñado adecuadamente para su impedancia de traza.

Más aún, solo necesita poner una carga de coincidencia de impedancia de rastreo en el final del reloj del rastreo, y la amplitud de voltaje descenderá naturalmente.

Recomendaría usar la herramienta gratuita LTspice para modelar su fuente, traza (línea de transmisión) y modelo de pin de entrada para obtener las resistencias adecuadas y ajustar la red para un reloj de buen aspecto.

    
respondido por el Ale..chenski
0

La forma más sencilla de hacerlo es con un búfer que permita la traducción descendente y sea lo suficientemente rápido.

La frecuencia máxima depende de la tensión de alimentación. A 1.8 V, los dispositivos LVC están especificados para solo 70 MHz, por lo que no puede usar este inversor.

La única familia lógica que es lo suficientemente rápida a 1.8 V es AUC (consulte la figura 1 de esta nota de aplicación ), así que mire el SN74AUC1G125 (o el SN74AUC1G04 si realmente desea un búfer inversor, pero solo el '125-EP está disponible para rangos de temperatura más altos).

Si un dispositivo tiene un diodo de protección desde su entrada a V CC , entonces no hay límite en la corriente que puede fluir a través de este diodo, a menos que agregue una resistencia en serie (que puede disminuir la velocidad). la señal). Por lo tanto, necesita un dispositivo sin tal diodo. Ni LVC ni AUC tienen tal diodo; Fueron diseñados de esta manera para permitir la traducción descendente.

    
respondido por el CL.

Lea otras preguntas en las etiquetas