Reflexiones de la señal de tasa de bits baja y la señal de tasa de bits alta

3

Estaba leyendo la página de wikipedia en Integridad de la señal y me quedé atascado con este párrafo . Dice:

  

El tiempo de vuelo del canal (retardo) de la interconexión es de aproximadamente 1 ns por 15 cm (6 in) de la línea de franja FR-4 (la velocidad de propagación depende del dieléctrico y la geometría). Los reflejos de los pulsos previos en los desajustes de impedancia desaparecen después de algunos rebotes hacia arriba y hacia abajo de la línea (es decir, en el orden del tiempo de vuelo). A velocidades de bits bajas, los ecos se apagan por sí solos y, a medio pulso, no son motivo de preocupación. El emparejamiento de impedancias no es necesario ni deseable. Hay muchos tipos de placas de circuitos distintos de FR-4, pero generalmente son más costosos de fabricar.

Por lo que sé, el ancho de banda de la señal digital es función de su tiempo de subida y caída. Por lo tanto, la potencia reflejada dependerá del tiempo de subida y bajada de la señal, no en la tasa de bits de la señal. Sin embargo, en el párrafo anterior, se menciona que la potencia reflejada de la señal de baja tasa de bits no afectará a la señal original. No puedo entender la declaración anterior. ¿Puede alguien ayudarme?

    
pregunta abhiarora

1 respuesta

3

La magnitud de la reflexión no puede ser superior al 100%. Y ninguna línea está libre de pérdidas. Después de algún tiempo, el anillo causado por el reflejo se desvanecerá debido a las pérdidas.

Si el período de bits es largo, el anillo (más probablemente) se habrá extinguido antes de la mitad del período de bits, que es el momento ideal para muestrear el bit.

Si el período de bits es corto, es posible que el anillo aún esté en curso en la mitad del período de bits y, por lo tanto, cause un error al muestrear el bit correctamente.

    
respondido por el The Photon

Lea otras preguntas en las etiquetas