Sí, a altas frecuencias, la capacitancia parásita parásita tiene un gran efecto.
La forma normal de producir un reloj de alta frecuencia en estos días es mantener todas las cosas de alta frecuencia dentro de un chip, generalmente con un multiplicador de reloj, un bucle de bloqueo de fase (PLL) que incluye una variable de alta frecuencia en el chip. oscilador de velocidad, bloqueado en fase a algunos múltiplos (o alguna relación fraccionaria ) de un cristal fuera de chip, donde el cristal se está ejecutando a una velocidad mucho menor.
Si solo quisiera un oscilador de 80 MHz, usaría un PLL de este tipo o tal vez simplemente compraría algo de oscilador en lata de 80 MHz .
Si quisiera que esto fuera más rápido y quisiera aprender algo nuevo, hay muchas cosas que podría intentar:
Si desea seguir adelante con una implementación discreta, estoy seguro de que la encontrará muy educativa.
- ¿Quizás conectar las 3 puertas en algún otro arreglo podría ser más rápido? ¿Quizás conectándolos como un oscilador de anillo ?
El esquema que muestra normalmente se usa con "inversores sin búfer".
( a b c d e f ).
Podría intentar elegir un chip real de "inversor sin búfer". ¿Tal vez algo de ellos haga que funcione mejor que el cableado de un XOR como inversor?
Si por alguna razón realmente quisiera usar una puerta XOR,
Podría intentar elegir un chip que inherentemente se ejecutó "más rápido" -
es decir, tiene un tpd más pequeño, también llamado tPLH, tPHL, también llamado el retardo de propagación.