Estoy trabajando en un diseño en el que dos chips se conectan entre sí a través de un bus PCIe 1x. Las dos fichas están en un tablero.
Uno de los chips es el Xilinx Spartan6 LX75T, así que he estado trabajando con la guía de usuario Spartan 6 PCIe enlace y en la página 200 La guía especifica para diseños de chip a chip. Los condensadores de acoplamiento de CA se pueden colocar en cualquier lugar de la interconexión. Esto implica que el acoplamiento de CA no es necesario en los diseños de chip a chip.
De mi investigación, creo que el acoplamiento de CA es necesario para aislar las entradas del receptor de alta impedancia de cualquier compensación de CC que puedan ser introducidas por las tarjetas enchufables. Lo que tiene sentido, si se enchufara una tarjeta PCI Express y las líneas de TX tuvieran un offset de CC diferente al de la placa principal, entonces podría enviar un voltaje de modo común que está fuera de especificación para los receptores, pero si Estoy seguro de que esta situación no se producirá porque mis señales están entre dos chips, entonces parece que no se requieren límites de CA.
Esto parece un problema un tanto trivial porque solo hay dos casquillos adicionales en el tablero, pero si puedo evitarlos, también recortaré las vías requeridas para enrutar estas trazas, reduciendo así la atenuación de las señales.
¿Me estoy perdiendo algo? ¿O está bien quitar las tapas de acoplamiento de CA para las líneas de transmisión?
Dave