¿Por qué esta puerta lógica usaría voltajes negativos?

4

Estoy leyendo una hoja de datos para un búfer hexadecimal con habilitar, un DIP lógico bastante simple. Aquí está el diagrama lógico y la asignación de pines:

Todoestotienesentidoparamíhastaquemirelosparámetroseléctricos.VCC=0V?VEE=-5.2V?MeparecequeestapartepodríausarseconVEE=0VyVCC=5.2Vsinproblemas;despuésdetodo,essolounproblemadepotenciales,¿verdad?Perosieseeselcaso,¿porquéalguienespecificaríaparámetroscomoeste?Sientoquedeboestarperdiendoalgo.

Edit:OK,meestabaperdiendoalgograndeyobvio.EntiendoqueesECL.Pero,¿podríaseguirutilizándolocomonormal,conVEE=0VyVCC=5.2V?

    
pregunta TheNoonMoose

1 respuesta

9

Las salidas de ECL se refieren al riel de suministro más positivo. Esto significa que cualquier ruido que aparezca en el riel de alimentación más positivo se acoplará directamente a la señal de salida. Por ejemplo, si la fuente de alimentación es 5V y GND, entonces todas las salidas se referenciarán a 5V, y cualquier ruido en la fuente de 5V también se verá en las salidas de ECL. Por lo tanto, la literatura más antigua exige que los chips ECL sean alimentados por una fuente de alimentación negativa, como -5V y GND. Al utilizar GND como el riel de suministro más positivo, es más fácil mantener señales más limpias en las salidas de ECL. Generalmente, se encuentra que la GND es menos ruidosa en comparación con un potencial sin GND. Esto no significa que sea imposible utilizar una fuente de alimentación positiva. Significa que deben tomarse precauciones para asegurar que se empareja muy poco ruido en el riel de suministro más positivo para mantener salidas limpias

    
respondido por el BASIL VARGHESE

Lea otras preguntas en las etiquetas