¿Qué es un transistor débil?

4

En la sección de implementación del elemento C en el sitio web de Wikipedia: enlace hay un diagrama que apunta a un punto débil. transistor.

¿Qué es un transistor débil?

Abajo está el diagrama del que estoy hablando:

    
pregunta Ehsan

3 respuestas

4

Un transistor "débil" tiene una transconductancia más baja, lo que se podría hacer haciendo que algo más largo, con hambre actual o un implante de umbral.

Le recomendaría que evite los transistores "débiles" por varias razones:

  • realmente no podemos usarlos en procesos agresivos debido al espacio de dopaje
  • no puede simplemente hacer dispositivos "Largos" porque mueve el umbral hacia el grueso, y necesita tener un FET o resistencia con sesgo.
  • Poder significativo para saturar el otro FET.

Allí tienes elementos C de Muller y hay formas de crear elementos C estáticos de Muller sin transistores débiles.

Editar

Como se mencionó en los comentarios, los transistores débiles se usan en E / S, y me centré en la ruta de datos, pero aquí hay una idea de hacer estos dispositivos con resistencias en un proceso CMOS disponible comercialmente del que puedo hablar. . A medida que los dispositivos se vuelven más pequeños, descubres que tienes más espacio entre los implantes, además, los dispositivos no pueden hacerse "más largos" sin tener los dispositivos estándar de mosaico en una cadena, y esto hace que la ruta de datos sea un desastre; sin embargo, los controladores de E / S son siempre la excepción. Los controladores de E / S son enormes, por lo que generalmente usas resistencias para hacer que tus dispositivos débiles tengan espacio.

Hayuncuadroamarilloenlaimagendearribaparaeltamaño"mínimo digital", y el tamaño para un controlador es 2x que en este proceso. Uso las resistencias de difusión n + para mi pin de restablecimiento de FPGA porque también lo uso para una notificación de falla de doble bus. Trae el pin bajo para restablecer, O puedo conectar la lógica para que el pin sea bajo cuando tengo un problema de tiempo irrecuperable.

Si desea comparar esto con la longitud de un FET, especifico mis controladores I / 0 para 20 mA, lo que los hace de 4 micrómetros de ancho a una longitud mínima para los FET de E / S, lo que me da 25 "cuadrados" de espacio equivalente. Esto me daría 8.7k de resistencia si ejecutara un p + poly por el lado en paralelo con mi controlador.

Hay una vista de gran altitud donde realmente se usan los transistores débiles, y nosotros (bueno, yo de todos modos) usamos resistencias para hacerlos en lugar de jugar con los umbrales o la longitud del umbral.

    
respondido por el b degnan
5

Estoy bastante seguro de que se refieren a un transitor que está diseñado para tener una resistencia deliberadamente alta. Esto permite que otros transistores lo superen.

    
respondido por el Peter Green
2

Un transistor débil es uno que tiene una corriente más baja \ $ I_ {ds, sat} \ $ en relación con otros en el circuito. Esto se hace principalmente con una \ $ \ frac {W} {L} \ $ inferior, aunque en la mayoría de los procesos digitales no se cambia tanto la L, lo que significa que la W debe ser más pequeña que los otros transistores.

En este circuito, estos transistores débiles se utilizan como soportes de bus y no deben causar tanto conflicto en la entrada del último inversor.

    
respondido por el chewyman

Lea otras preguntas en las etiquetas