¿Es una buena práctica reducir la velocidad de giro de una salida CMOS al colocarle un filtro RC? ¿Qué sucede con la coincidencia de impedancia después de hacer esto? ¿O puedo simplemente configurar el filtro RC con un corte tan bajo que no es necesario considerar los efectos de la línea de transmisión?
La salida de CMOS que se trata aquí tiene un mínimo de 10 a 90% de tiempo de aumento de 1ns. Dado que estoy ejecutando una traza que está a unos 250 mm de esta salida, quiero minimizar los problemas de integridad de la señal.