¿Cuál es el retardo de reloj a salida para un flip-flop activado por pulso?

-1

En los flip-flops activados por flanco, el retardo de reloj a salida o el retardo del flip-flop se define como el tiempo entre el borde de disparo del reloj hasta la llegada de una salida estable desde el flip flop. ¿Qué tenemos que decir para un flip-flop activado por pulsos entonces?

Además, ¿puede alguien explicar desde dónde exactamente comenzamos a medir el flanco ascendente y el flanco descendente del reloj? ¿Es del medio?

    
pregunta Reeshabh Ranjan

1 respuesta

0

El retardo de propagación de un latch sensible al nivel se mide desde que el reloj alcanza el nivel activo hasta que la salida alcanza su nivel lógico final.

Estos niveles se encontrarán en la especificación. El nivel de entrada es la tensión a la que el dispositivo reconocerá de manera confiable la entrada como válida.

Usted esperaría que estos valores fueran los mismos para cualquier familia lógica dada. Por ejemplo, TTL define una lógica alta como > 2V y una lógica baja como < 0.8v.

    
respondido por el RoyC

Lea otras preguntas en las etiquetas