Lo siento, pero no pude encontrar un título mejor. Considere lo siguiente: Tengo una interfaz de bus de datos / dirección. La frecuencia prevista del bus D / A sería de alrededor de 10-50MHz.
Según la hoja de datos del dispositivo en cuestión (OMAP-L138) el la frecuencia de reloj máxima parece ser de alrededor de 100MHz (tCLK (min) se especifica como 10ns). Me gustaría suponer que el tiempo de subida de las señales sería de alrededor de 200ps. Pero esto es realmente solo una conjetura ya que no pude obtener la información de dicho manual.
Ahora me preguntaba si existía una regla general de cuánto (longitud) pueden diferir las trazas, por ejemplo. cuánto A1 puede ser compensado de A2.