retardo de tiempo en el contador

-1

Para el oscilador en anillo que se muestra en la figura 1

,

Un oscilador en anillo que consta de 5 inversores está funcionando a una frecuencia de 1 MHz. ¿El retraso de propagación por cada puerta es?

Una posible solución para esta pregunta es:

t (out) = t (1 a 0) + t (0 a 1)       = 5T + 5T       = 10T

1 / f (out) = 10T

T = 0.1 micro segundos

Quiero saber por qué no puedo resolver esta pregunta como se indica:

lo sabemos

f (out) = f (clk) / número de estados

t (out) = t (clk) * número de estados

  =2*N*T(delay of flip flop)*number of states

  =2*5*T*5

1 / f (out) = 50 * T

10 ^ -6 = 50 * T

T = 0.02 microsegundo

    
pregunta Twinkle

2 respuestas

1

Me temo que te has perdido algo. Tus ecuaciones no tienen sentido.

1) Tclk = N Td - Incorrecto. N Td es el retraso a través de la cadena del inversor. Como publicaste, Tclk = 2 x N x Td. Un flanco ascendente en la entrada del inversor izquierdo tomará 5 retrasos para reaparecer como un borde descendente, y luego otros 5 aparecerán como un flanco ascendente.

2) Tclk = 5 Td debería ser 10 Td.

Después de eso, simplemente se vuelve incomprensible. ¿Qué es Tout? Por sus notas, Tout = N Tclk, y sustituyendo da Tout = N al cuadrado Tclk. Con eso como punto de partida, nada del resto de la página tiene ningún sentido.

Y finalmente, las dos últimas líneas muestran Td = 1/25 x 10 ^ 6, Td = .0416 x 10 ^ -6.

Realmente debes saber que 1/25 no es igual a .0416.

    
respondido por el WhatRoughBeast
0

Si la salida del oscilador en anillo es de 1 MHz, eso significa que los bordes similares que aparecen en su salida deben estar separados por 1 microsegundo.

Entonces, suponiendo que el borde de salida del inversor más a la derecha en la cadena acaba de ser positivo, aparecerá como la entrada al primer inversor casi instantáneamente y, algún tiempo después, la salida del primer inversor bajará . Ese mínimo se presentará en la entrada del segundo inversor y, un poco más tarde, el segundo inversor emitirá un alto que se presentará en la entrada del tercer inversor, y así sucesivamente.

La línea inferior es que, dado que hay 5 etapas de retardo en el oscilador y la última etapa debe esperar a que su borde de salida fluya a través del tiempo antes de que pueda cambiar de estado, el retardo a través de cada etapa debe ser de 200 nanosegundos.

    
respondido por el EM Fields

Lea otras preguntas en las etiquetas