Para implementar la protección contra la desaturación en un transistor de conmutación, uno normalmente establece algún tipo de comparador para observar el voltaje en los terminales de flujo de corriente del dispositivo. Si ese voltaje supera un nivel establecido, se produce un fallo y el controlador se apaga.
Para los FET de alta corriente s, con cientos de amplificadores, esto plantea un desafío interesante . Dado que Rds (activado) en este caso es de 1.3 mOhm, la diferencia entre los voltajes donde el dispositivo está bien y donde el dispositivo detona es relativamente pequeña. Estamos hablando de detectar de manera confiable y rápida una diferencia de ~ .2V en un entorno con corrientes muy altas que fluyen cerca, posiblemente dentro de una pulgada en la misma placa de circuito.
¿Existe alguna técnica estándar para implementar un circuito de desatización confiable en tal situación? ¿Reducción de ruido, selección de componentes, blindaje, separación de componentes, diseño de PCB?