Problema que simula un transconductor fijo con LTSpice

-1

Estoy simulando un circuito transconductor fijo con LTSpice. Cuando aplico \ $ 1 \ $ V para el voltaje de entrada, (para DC Sweep) el voltaje del colector de \ $ Q_1 \ $ tiene una buena amplitud (\ $ 30 \ $ mV a \ $ 330 \ $ mV) mientras que el voltaje del colector de \ $ Q_2 \ $ está en el rango de MV, considerando el \ $ V_i = 1 \ $ V que es el voltaje máximo que puedo aplicar según los cálculos:

$$ V _ {\ text {imax}} = \ frac {I_i} {2} R_e $$

Para resolver el problema, aplicaré el voltaje de entrada igual que antes, en la base de \ $ Q_1 \ $. Luego sustituye las fuentes de corriente con resistencias MOhm. Ahora, ¿cómo puedo medir \ $ i_ {o1} \ $? Porque necesito encontrar la respuesta de frecuencia de la impedancia de salida. Según el libro, puedo calcular \ $ i_ {o1} \ $ pero no sé cómo simular la respuesta de frecuencia de la impedancia de salida. ¿Podrías ayudarme, por favor?

Enlaimagensuperior,muestralapreguntaynecesitoencontrar\$i_{o1}\$.

    
pregunta Behnoosh

2 respuestas

1

La base de Q2 está conectada a tierra, por lo que está apagada. La fuente actual en la esquina superior derecha intenta mantener la corriente hacia arriba y empuja el colector de Q2 hacia abajo.

Ayudaría a suministrar el punto común de I3 e I4 con un voltaje negativo.

Añadido
Haciendo una simulación yo mismo (Qucs) tuve el mismo problema, el coleccionista fue al máximo.

Parte de la corriente a través de I4 proviene de la resistencia, por lo que la fuente de corriente superior tiene un problema.

He reemplazado las dos fuentes de corriente superiores con resistencias de 1 MOhm. (Suministro +/- 8V) El resultado fue 0.27 V para Q1 y 7.84 V para Q2.

    
respondido por el Kitana
1

Considere el límite que señalé en rojo en esta copia de su esquema:

Según la Ley de Corriente de Kirchoff, la corriente neta a través del límite debe ser cero. Las 4 rutas a través de los bordes superior e inferior del límite están controladas por fuentes de corriente, y la corriente neta para estas 4 rutas es cero. Por lo tanto, la corriente neta para las otras dos rutas también debe ser cero.

En las ecuaciones, \ $ I_ {b1} + I_ {b2} = 0 \ $, donde \ $ I_ {b1} \ $ es la corriente base de Q1 y \ $ I_ {b2} \ $ es la corriente base de Q2.

Si \ $ I_ {b1} \ $ es positivo, entonces \ $ I_ {b2} \ $ es negativo, y viceversa. Pero la unión BCC de un BJT solo puede producir una corriente inversa igual a la del transistor \ $ I_s \ $, que normalmente está en el rango de femtoamps.

Parece que lo que está sucediendo en tu simulación es que I2 está subiendo a voltajes altos poco realistas para intentar producir una corriente inversa a través de la unión c-b de Q2. Probablemente, la herramienta de simulación haya hecho algunas aproximaciones, como agregar resistencias de nivel de gigohm de cada nodo a tierra, y eso le permite encontrar una solución (no física).

Para obtener una solución realista, intente reemplazar las fuentes de corriente ideales con circuitos realistas como espejos o resistencias actuales.

    
respondido por el The Photon

Lea otras preguntas en las etiquetas